1. Kondisi [Kembali]
Percobaan 1 Kondisi 8
Buatlah rangkaian seperti gambar percobaan 1 dengan menggunkan D flip flop dan output 8 bit.
2. Gambar Rangkaian [Kembali]
3. Video [Kembali]
4. Prinsip Kerja [Kembali]
Counter Asyncronous disebut juga Ripple Through Counter atau Counter Serial (Serial Counter), karena output masing-masing flip-flop yang digunakan akan bergulingan (berubah kondisi dan “0” ke “1”) dan sebaliknya secara berurutan atau langkah demi langkah, hal ini disebabkan karena hanya flipflop yang paling ujung saja yang dikendalikan oleh sinyal clock, sedangkan sinyal clock untuk flip-flop lainnya diambilkan dan masing-masing flip-flop sebelumnya.
Pada Rangkaian ini menggunakan D-Flip Flop dengan output 8 bit, jika input swpdt 1 dan 2 diberi logika 1 maka output nya akan membentuk bilangan biner dari yag kecil ke yang besar (asynchronus up), jika rangkaian dalam kondisi set maka output nya akan maksimum (1) sedangkan jika dalam kondisi reset maka outputnya akan minimum (0).
5. Link Download [Kembali]
- Download HTML DISINI
- Download rangkaian DISINI
- Download video DISINI
- Download datasheet 74LS112 DISINI
- Download datasheet SPDT DISINI
- Download datasheet logic probe DISINI
Tidak ada komentar:
Posting Komentar